XC2C256-7TQG144C QFP144 chip xilinx 1.8V Jumlah Input-output 118 FLASH PLD IC elektronik
Atribut Produk
JENIS | DESKRIPSI | PILIH |
Babagan | Sirkuit Terpadu (ICs) |
|
Mfr | AMD Xilinx Kab |
|
Seri | CoolRunner II |
|
Paket | nampan |
|
Status produk | Aktif |
|
Tipe Programmable | Ing Sistem Programmable |
|
Wektu Tundha tpd(1) Maks | 6.7 ns |
|
Pasokan Tegangan - Internal | 1.7V ~ 1.9V |
|
Jumlah Elemen / Blok Logika | 16 |
|
Jumlah Macrocells | 256 |
|
Jumlah Gates | 6000 |
|
Jumlah I/O | 118 |
|
Suhu Operasi | 0°C ~ 70°C (TA) |
|
Tipe Pemasangan | Gunung lumahing |
|
Paket / Case | 144-LQFP |
|
Paket Supplier Piranti | 144-TQFP (20×20) |
|
Nomer Produk Dasar | XC2C256 |
|
Laporan Kesalahan Informasi Produk
Ndeleng Similar
Dokumen & Media
JENIS SUMBER DAYA | LINK |
Lembar data | Lembar data XC2C256 |
Informasi Lingkungan | Xiliinx RoHS Sertifikasi |
Produk unggulan | CoolRunner™-II CPLDs |
Majelis PCN / Asal | Mult Dev LeadFrame Chg 29/Okt/2018 |
Lembar Data HTML | Lembar data XC2C256 |
Klasifikasi Lingkungan & Ekspor
ATRIBUTE | DESKRIPSI |
Status RoHS | ROHS3 Compliant |
Tingkat Sensitivitas Kelembapan (MSL) | 3 (168 Jam) |
Status REACH | REACH Ora kena pengaruh |
ECCN | EAR99 |
HTSUS | 8542.39.0001 |
Piranti logika sing bisa diprogram (CPLD) yaiku piranti logika kanthi susunan AND/OR lan macrocell sing bisa diprogram kanthi lengkap.Macrocells minangka blok bangunan utama CPLD, sing ngemot operasi logika kompleks lan logika kanggo ngetrapake ekspresi bentuk normal disjunctive.AND / UTAWA susunan rampung reprogrammable lan tanggung jawab kanggo nindakake macem-macem fungsi logika.Macrocells uga bisa ditetepake minangka blok fungsional sing tanggung jawab kanggo nindakake logika sekuensial utawa kombinasi.
Piranti logika sing bisa diprogram rumit minangka produk inovatif dibandhingake karo piranti logika sadurunge kaya array logika sing bisa diprogram (PLAs) lan Logic Array Programmable (PAL).Piranti logika sadurungé ora bisa diprogram, mula logika dibangun kanthi nggabungake pirang-pirang chip logika bebarengan.A CPLD nduweni kerumitan antarane PAL lan array gerbang sing bisa diprogram lapangan (FPGA).Uga nduweni fitur arsitektur saka PAL lan FPGA.Bentenane arsitektur utama antarane CPLD lan FPGA yaiku FPGA adhedhasar tabel golek, dene CPLD adhedhasar gerbang laut.
Fitur umum CPLD lan FPGA yaiku loro-lorone duwe gerbang sing akeh lan pranata fleksibel kanggo logika.Dene fitur umum antarane CPLD lan PAL kalebu memori konfigurasi non-molah malih.CPLD minangka pimpinan ing pasar piranti logika sing bisa diprogram, duwe macem-macem keuntungan kaya pemrograman canggih, biaya murah, ora molah malih lan gampang digunakake.
Apiranti logika programmable Komplek(CPLD) punikapiranti logika programmablekaro kerumitan antarane sing sakaPALlanFPGA, lan fitur arsitektur saka loro.Blok bangunan utama CPLD yaiku amakrosel, kang ngandhut logika ngleksanakakewangun normal disjunctiveekspresi lan operasi logika sing luwih khusus.
Fitur[nyunting]
Sawetara fitur CPLD padha karoPAL:
- memori konfigurasi non-molah malih.Ora kaya akeh FPGA, konfigurasi eksternalROMora dibutuhake, lan CPLD bisa langsung dienggo ing wiwitan sistem.
- Kanggo akeh piranti CPLD warisan, rute ngalangi paling pamblokiran logika duwe sinyal input lan output disambungake menyang pin external, ngurangi kesempatan kanggo panyimpenan negara internal lan logika rumiyin lapisan.Iki biasane ora dadi faktor kanggo CPLD sing luwih gedhe lan kulawarga produk CPLD sing luwih anyar.
Fitur liyane padha karoFPGA:
- Akeh gerbang sing kasedhiya.CPLD biasane padha karo ewu nganti puluhan ewugerbang logika, ngidini implementasine piranti pangolahan data sing cukup rumit.PAL biasane duwe sawetara atus gapura padha karo paling, nalika FPGAs biasane sawetara saka puluhan ewu kanggo sawetara yuta.
- Sawetara pranata kanggo logika luwih fleksibel sakajumlah produkekspresi, kalebu jalur umpan balik sing rumit ing antarane sel makro, lan logika khusus kanggo ngetrapake macem-macem fungsi sing umum digunakake, kayataongko aritmetika.
Bentenane sing paling katon ing antarane CPLD gedhe lan FPGA cilik yaiku anané memori non-molah malih on-chip ing CPLD, sing ngidini CPLD bisa digunakake kanggo "boot loader"fungsi, sadurunge nyerahke kontrol menyang piranti liyane sing ora duwe panyimpenan program permanen dhewe.Conto apik ing ngendi CPLD digunakake kanggo mbukak data konfigurasi kanggo FPGA saka memori non-molah malih.[1]
Bedane [nyunting]
CPLD minangka langkah evolusi saka piranti sing luwih cilik sing sadurunge,PLA(pisanan dikirim deningSignetik), lanPAL.Iki ing siji didhisiki deninglogika standarproduk, sing ora ana programmability lan digunakake kanggo mbangun fungsi logika dening fisik wiring sawetara Kripik logika standar (utawa atusan mau) bebarengan (biasane karo kabel ing Papan sirkuit dicithak utawa Papan, nanging kadhangkala, utamané kanggo prototyping, nggunakakebungkus kawatwiring).
Bentenane utama antarane arsitektur piranti FPGA lan CPLD yaiku CPLD adhedhasar internalgolek-up tabel(LUT) nalika nggunakake FPGAblok logika.