LCMXO2-256HC-4TG100C Asli lan Anyar Kanthi Rega Kompetitif Ing Simpenan IC Supplier
Atribut Produk
Kode Pbfree | ya wis |
Kode Rohs | ya wis |
Bagian Kode Siklus Urip | Aktif |
Ihs Produsen | LATTICE SEMICONDUCTOR CORP |
Kode Paket Part | QFP |
Deskripsi Paket | LFQFP, |
Jumlah Pin | 100 |
Tekan Kode Kepatuhan | manut |
Kode ECCN | EAR99 |
Kode HTS | 8542.39.00.01 |
Produsen Samacsys | Semikonduktor Lattice |
Fitur Tambahan | Uga operate ing 3.3 V NOMINAL SUPPLY |
Kode JESD-30 | S-PQFP-G100 |
Kode JESD-609 | e3 |
dawa | 14 mm |
Tingkat Sensitivitas Kelembapan | 3 |
Jumlah Input khusus | |
Jumlah I/O Lines | |
Jumlah Input | 55 |
Jumlah Output | 55 |
Jumlah Terminal | 100 |
Suhu Operasi-Max | 85 °C |
Suhu Operasi-Min | |
Organisasi | 0 INPUT khusus, 0 I/O |
Fungsi Output | CAMPURAN |
Paket Body Material | PLASTIK/EPOXY |
Kode Paket | LFQFP |
Kode Kesetaraan Paket | TQFP100,.63SQ |
Bentuk Paket | KOTAK |
Gaya Paket | FLATPACK, LOW PROFIL, FINE PITCH |
Metode Packing | TRAY |
Suhu Reflow Puncak (Cel) | 260 |
Power Supplies | 2.5/3.3 V |
Tipe Logika Programmable | FLASH PLD |
Tundha Panyebaran | 7.36 ns |
Status Kualifikasi | Ora Kualifikasi |
Dhuwur lungguh-Max | 1,6 mm |
Tegangan Pasokan-Max | 3.462 V |
Tegangan Pasokan-Min | 2.375 V |
Tegangan Pasokan-Nom | 2.5 V |
Gunung lumahing | YA |
Kelas Suhu | LAIN |
Terminal Rampung | Matte Tin (Sn) |
Formulir Terminal | GULL WING |
Lapangan Terminal | 0,5 mm |
Posisi Terminal Kab | QUAD |
Wektu @ Puncak Reflow Suhu-Max (s) | 30 |
Jembar | 14 mm |
Pambuka produk
Kompleks Programmable Logic Device (CPLD) minangka aplikasi-spesifik Integrated Circuit (ASIC) ing LSI (Large Scale Integrated Circuit) Integrated Circuit).Iku cocok kanggo kontrol desain sistem digital intensif, lan kontrol tundha trep.CPLD minangka salah sawijining piranti sing paling cepet berkembang ing sirkuit terpadu.
Komponen saka CPLD
CPLD minangka piranti logika sing bisa diprogram kanthi skala gedhe lan struktur kompleks, sing kalebu ing sawetara skala gedhe.sirkuit terpadu.
CPLD nduweni limang bagean utama: blok array logis, unit makro, istilah produk lengkap, array kabel sing bisa diprogram lan blok kontrol I/O.
1. Blok Array Logika (LAB)
Blok array logis kasusun saka array saka 16 sel makro, lan sawetara LABS disambungake bebarengan dening programmable array (PIA) lan bus global.
2. Unit Makro
Unit makro ing seri MAX7000 kasusun saka telung blok fungsional: array logis, matriks pilihan produk, lan register sing bisa diprogram.
3. Jangka produk lengkap
Siji istilah produk saben sel makro bisa bali menyang array logis.
4. Programmable kabel array PIA
Saben LAB bisa disambungake kanggo mbentuk logika sing dibutuhake liwat array kabel sing bisa diprogram.Bus global iki minangka saluran sing bisa diprogram sing bisa nyambungake sumber sinyal ing piranti menyang tujuane.
5. Blok kontrol I / O
Blok kontrol I / O ngidini saben pin I / O dikonfigurasi kanthi individu kanggo input / output lan operasi bidirectional.
Perbandingan CPLD lan FPGA
Senajan loroFPGAlanCPLDminangka piranti ASIC sing bisa diprogram lan duwe akeh ciri umum, amarga bedane struktur CPLD lan FPGA, dheweke duwe ciri dhewe:
1.CPLD luwih cocok kanggo ngrampungake macem-macem algoritma lan logika kombinasi, lan FP GA luwih cocok kanggo ngrampungake logika urutan.Ing tembung liyane, FPGA luwih cocok kanggo struktur sugih flip-flop, dene CPLD luwih cocok kanggo struktur sugih flip-flop winates lan istilah produk.
2. Struktur nuntun terus-terusan saka CPLD nemtokake manawa wektu tundha iku seragam lan bisa ditebak, nalika struktur nuntun segmen saka FPGA nemtokake wektu tundha sing ora bisa ditebak.
3.FPGA wis luwih keluwesan saka CPLD ing program.CPLD diprogram kanthi ngowahi fungsi logika kanthi sirkuit sambungan internal tetep, nalika FPGA diprogram kanthi ngganti kabel sambungan internal.FP GA bisa diprogram ing gerbang logika, nalika CPLD diprogram ing blok logika.
4.Integrasi FPGA luwih dhuwur tinimbang CPLD, lan nduweni struktur kabel lan implementasi logika sing luwih rumit.
5.CPLD luwih trep kanggo nggunakake saka FPGA.Pemrograman CPLD nggunakake teknologi E2PROM utawa FASTFLASH, ora ana chip memori eksternal, gampang digunakake.Nanging, informasi pemrograman FPGA kudu disimpen ing memori eksternal, lan cara panggunaan rumit.
6. CPLDS luwih cepet saka FPgas lan duwe wektu predictability luwih.Iki amarga FPGas minangka pemrograman tingkat gerbang lan interkoneksi sing disebarake diadopsi ing antarane CLBS, dene CPLDS minangka pemrograman level blok logika lan interkoneksi ing antarane blok logika digabungake.
7. Ing cara pemrograman, CPLD utamane adhedhasar pemrograman memori E2PROM utawa FLASH, kaping pemrograman nganti kaping 10,000, kauntungan yaiku sistem mateni informasi pemrograman ora ilang.CPLD bisa dipérang dadi rong kategori: pemrograman ing programmer lan pemrograman ing sistem.Umume FPGA adhedhasar program SRAM, informasi pemrograman ilang nalika sistem dipateni, lan data pemrograman kudu ditulis maneh menyang SRAM saka njaba piranti saben-saben diuripake.Kauntungane yaiku bisa diprogram kapan wae, lan bisa diprogram kanthi cepet ing karya, supaya bisa entuk konfigurasi dinamis ing tingkat papan lan tingkat sistem.
8. Rahasia CPLD apik, rahasia FPGA kurang.
9. Umumé, konsumsi daya CPLD luwih gedhe tinimbang FPGA, lan sing luwih dhuwur derajat integrasi, luwih jelas.